TI 的全新振盪器系列提供業界最低抖動 以優化效能先決應用中的訊號完整性

(台北訊,2015 年 12 月 9 日)   德州儀器 (TI) 推出一個可完全編程、接腳可選且頻率固定的 7 mm x 5 mm 差分振盪器系列;此系列提供 90 femtoseconds (fs) 的業界最低抖動,進而讓設計人員能優化效能先決應用中的訊號完整性,並降低資料傳輸誤差。LMK61xx 系列可實現輕鬆客製化、頻率邊限,並且在一個設備內支援針對 FPGA、類比數位轉換器 (ADC)、數位類比轉換器 (DAC) 和高速串列連結的多個時脈頻率。如需瞭解更多資訊,敬請參訪 http://www.ti.com/lmk61xx-pr-tw

LMK61xx 振盪器的主要特點與優勢

  • 業界最低抖動:在 12 kHz 至 20 MHz 頻率範圍內標準值為 90 fs 的均方根 (RMS) 抖動效能比競爭振盪器少一半,讓設計人員能夠提升通訊、測試與測量,以及醫療設備中的可靠性和系統邊限;
  • 彈性且易於客製:此產品系列有 11 款振盪器,包含可編程、接腳可選和定頻裝置,進而提供低電壓正發射極耦合邏輯 (LVPECL)、低電壓差分訊號 (LVDS) 和高速電流控制邏輯 (HCSL) 輸出格式,以及介於 10 MHz 至 1 GHz 的頻率範圍,此系列提供多種選擇以滿足設計人員的需求;
    • 此可編程設備提供最佳的彈性,其具有一個 I2C 介面以及一個具有 100 個寫入週期的晶片上電子抹除式可複寫唯讀記憶體 (EEPROM),進而使設計人員能夠輕鬆客製啟動頻率;
    • 接腳選擇裝置透過將多達 7 個獨特頻率和輸出格式整合在一個設備內來提供設計彈性;
    • 定頻振盪器支援快速、隨頻率變化的前置時間。
  • 縮短設計週期時間:
    • 無短時脈衝干擾精細/粗略頻率邊限讓設計人員能在原型機設計驗證期間簡化系統的相容性和壓力測試;
    • 業界標準的 6 接腳和 8 接腳振盪器占板面積簡化了對現有設計直接採用與評估,而無需對電路板進行重新設計。

加快設計過程的工具

TI提供以下工具來幫助設計人員用全新的 LMK61xx 振盪器進行快速選擇、評估和設計。

  • 這款振盪器客製工具可以根據一個應用的可編程性、輸出格式和頻率需求推薦一款 LMK61xx 振盪器。這款工具還可以幫助設計人員根據獨特的應用要求提出客製樣品請求;
  • LMK61xx 振盪器評估模組 (EVM) 可從 TI 商店和授權販售商購得,建議售價如下:可編程 LMK61E2EVM,99 美元;接腳可選的差分 LMK61PDEVM,79 美元;數款定頻 EVM,79 美元;
  • TI 的 WEBENCH® Clock Architect 工具用 TI 時脈和計時裝置簡化設計工作。此工具能從廣泛的設備資料庫中推薦一款單一裝置或多裝置時脈樹解決方案,以滿足系統需求。其特有一個鎖相迴路 (PLL) 濾波器設計,並支援相位雜訊模擬,進而使設計人員能夠按照他們的系統需求來模擬和優化時脈樹設計;
  • 工程師們可以在 TI E2ETM 社群內的時脈與計時論壇中搜尋解決方案、並與同行工程師和 TI 專家們分享知識和解決難題。

封裝、供貨與定價

目前,LMK61xx 振盪器採用四方扁平無引線模組 (QFM) 封裝。下方表格內列出的是批量為 1000 片時的建議售價。

產品型號 振盪器類型 建議售價

(美元)

LMK61E2-100M00 100MHz LVPECL 振盪器 $4.10
LMK61A2-100M00 100MHz LVDS 振盪器 $4.10
LMK61I2-100M00 100MHz HCSL 振盪器 $4.10
LMK61E2-125M00 125MHz LVPECL 振盪器 $4.10
LMK61A2-125M00 125MHz LVDS 振盪器 $4.10
LMK61E2-156M25 156.25MHz LVPECL 振盪器 $5.30
LMK61A2-156M25 156.25MHz LVDS 振盪器 $5.30
LMK61E2-312M50 312.5MHz LVPECL 振盪器 $6.10
LMK61A2-312M50 312.5MHz LVDS 振盪器 $6.10
LMK61PD0A2 接腳可選的差分振盪器 $7.50
LMK61E2 可完全編程振盪器 $10.50

 

TI 提供廣泛的計時產品組合,其中也包括 LMK00301 通用差分緩衝器,以及 LMK00338 PCI Express Gen-3-compliant HCSL 緩衝器等超低附加抖動扇出緩衝器,進而完整了 LMK61xx 振盪器系列。