全新ARM CoreLink系統IP 打造下一代異構SoC的基石

全球 IP 矽智財授權領導廠商 ARM®宣布推出全新ARM CoreLink™ 系统 IP,專為提高下一代高階行動裝置的系統效能和功耗效率而設計。CoreLink CCI-550 互連技術支援ARM big.LITTLE™ 處理器架構和完全互連繪圖處理器(fully coherent GPU),並能降低延遲和增加峰值傳輸率。CoreLink DMC-500 記憶體控制器為處理器和顯示器提供更高頻寬和更快延遲回應。兩款CoreLink產品已交付主要合作夥伴並開放授權,量產晶片預計在2016年底出貨。

ARM系統暨軟體事業群總經理Monika Biddulph表示:「為了滿足行動市場嚴苛的需求,記憶體優化路徑對高階系統單晶片(SoC)至關重要。ARM從整體系統考量所設計的IP,能夠讓效能極大化並且容易整合,這也是為何超過100家授權客戶都選用值得信賴的ARM系統IP進行SoC設計的原因。全新的CoreLink系統IP將協助ARM及其合作夥伴全面提升行動裝置的系統功耗效率和效能,因而能在下一個關鍵點繼續保持領先。」

透過互連(Coherency)進行加速

CoreLink CCI-550 透過改善對GPU互連 (GPU Coherency) 的支援,強化電源管理並提供許多系統級的優勢。互連一致性之所以能夠縮短新應用的開發成本和時間,主要得益於異構處理架構對運算引擎的運用更有效率。具備共用虛擬記憶體功能和更新程式設計模式的OpenCL™ 2.0,充份利用了系統的一致性。所有處理器無需快取記憶體和備份,即可同時處理相同的資料。此設計讓系統架構完全符合HSA (Heterogeneous System Architecture)的一致性標準。

擴展應用範疇和達到更高的傳輸率

CoreLink CCI-550 的特點包含改善微架構,為嚴苛的使用情境提供更高的峰值傳輸率;提升服務品質 (Quality of Service, QoS),並減少20%的延遲。SoC設計人員可針對記憶體路徑的數量、跟蹤器尺寸、偵聽篩檢程式(snoop filter)的容量進行配置,並且最多可配置6個完全互連的處理器叢集 (fully coherent processor cluster)。提升可擴展性擴大了應用的範疇,除了行動裝置之外,也能滿足數位電視、汽車電子以及具高成本效益網路應用的需求。

頻寬更高、延遲更低

耗時耗能的記憶體處理需要一個用系統級方式設計的記憶體控制器,以減少頻寬瓶頸。對於ARM Cortex®處理器而言,CoreLink DMC-500能夠提供最低的延遲和功耗,並為最高以LPDDR4-4267傳輸速率運行的LPDDR4/3記憶體帶來更高的服務品質(QoS)。當CoreLink CCI-550 和CoreLink DMC-500被整合至設計層一起運作時,可提供超過50GB/s的峰值系統記憶體頻寬,能夠以更好的性能存取包括4K影片在內的豐富內容,從而帶來高階智慧型手機和平板電腦的最佳使用者體驗

市場調查研究機構林利集團(Linley Group)資深分析師 Mike Demler表示:「SoC設計人員必須滿足旗艦級行動裝置對於效能日益增長的需求。為了提供先進的功能,例如4K影片錄製/重播、120fps攝影鏡頭、四倍高解析度顯示器等,設計師必須在嚴格的功耗要求下,將異構的CPU、GPU和加速器整合到一個快取一致性系統(cache-coherent system)中。ARM開發CoreLink系統IP的策略,是透過同步設計和驗證處理器核心,讓設計人員得以不斷突破行動運算效能的標竿。

值得信賴且獲得驗證的技術

ARM CoreLink 互聯系列產品是值得晶片合作夥伴信賴的選擇,目前已向100多家晶片合作夥伴授權超過200次。ARM所提供的系統IP,都經過廣泛的系統測試和驗證,適用於ARM Cortex處理器和 ARM Mali™繪圖處理器。